Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017 [619945]

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

1

Fig. 1.1 – Diagrama bloc functionala
Schema bloc a echipamentului
Sursa cvadru pla de curent are ca si componenta principala convertorul tensiune/curent
AD694. Cele 4 iesiri ale sursei fiind independ ente, pentru implementarea celor 4 canale s-au realizat 4
module identice bazate pe AD 694 (fig. 1.1) .
Prescrierea curentului generat pe fiecare dintre canalele surse se face p rin intermediul unui
potentiometru( cate unul pe canal ) care este conectat in circuit sub forma de divizor rezistiv de
tensiune . Tinand cont de modurile de lucru (fig 1 .2) ale convertorului AD 694, tensiunile d e lucru(
tensiunea de intrare in mo dulele generatoa re de curent, de exemplu, tre buie sa fie adaptate
necesitatil or.

Fig. 1.2 : Tabel In/Out AD694 Intrare Iesire Tensiunea minima
Vs Tensiunea de referinta
0-2 V
0-10 V
0-2.5 V
0-12.5 V
0-2 V
0-10 V
0-2.5 V
0-12.5 V 4-20 mA
4-20 mA
0-20 mA
0-20 mA
4-20 mA
4-20 mA
0-20 mA
0-20 mA 4.5 V
12.5 V
5.0 V
15.0 V
12.5 V
12.5 V
12.5 V
15.0 V 2V
2V
2V
2V
10V
10V
10V
10V

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

2
In acest context, tinand cont ca circuitul AD694 s -a configurat in modulele realizate in mod ul
de conversie U/I , are ca tensiunea de intrare cuprinsa in intervalul 0 ÷ 10 V , pentru o conversie
corecta fiind necesara obtinerea unei tensiuni de referinta de 10V. Aceasta tensiune s -a generat cu
ajutoru l circuitului referinta de tensiune REF102.
Tensiunea de referinta de 10V este utilizata pentru toate cele 4 can ale. Pentru ca di vizoarele
de tensiune de la intrarea fiecarui modul de conversie U/I sa nu afecteze tensiunea de referinta de
10V, intre circuit ul REF102 si potentiometrele de prescriere a tensiunii de intrare pentur convertoarele
U/I …..

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

3
1.1 Convertorul AD694
1.1.1 Descrierea Produsului
AD694 este un emițător de curent monolitic care acceptă intrări de semnal de înaltă calitate
pentru a conduce o buclă standard de curent de 4 -20 mA pentru control ul supapelor, dispozitivelor de
acționare și a altor dispozitive utilizate în mod obișnuit în controlul proceselor . Semnalul de intrare
este tamponat de un amplificator de intrare care poate fi utilizat pentru a scala semnalul de intrare sau
pentru a tampo na ieșirea dintr -un mod curent DAC . Valorile de intrare precalibrate de la 0 V la 2 V și
de la 0 V la 10 V sunt selectate prin legarea simplă a pinilor ; Alte intervale pot fi programate cu
rezistențe externe .
Tăierea activă cu laser a rezistențelor filmulu i subțire AD694 are ca rezultat un nivel ridicat
de precizie, fără a fi nevoie de ajustări și calibrare suplimentare . Un tranzistor extern poate fi utilizat
cu AD694 pentru a se descărca puterea de disipare, extinzând intervalul de temperatură de
funcționa re.
AD694 este blocul ideal pentru sistemele care necesită transmisie de semnal imune la zgomot
de 4-20 mA pentru a acționa supape, servomotoare și alte dispozitive de comandă, precum și pentru
transmiterea parametrilor procesului, cum ar fi presiunea, tem peratura sau debitul . Se recomandă ca
înlocuitor pentru modele discrete într -o varietate de aplicații în domeniul controlului proceselor
industriale, automatizării fabricilor și monitorizării sistemului .
1.1.2 Evidentierea produsului
1. AD694 este un conv ertor tensiune – curent in domeniul 4 -20 mA .
2. Intervalele de intrare programabile sunt precalibrate de la 0V la 2 V și 0 V până la 10 V .
3. Amplificatorul de intrare poate fi configurat pentru tamponarea și scalarea tensiunii de
intrare sau pentru a serv i ca amplificator de ieșire pentru convertor digital – analogic de ieșire curenta .
4. Conformitatea tensiunii de ieșire se extinde până la 2 V de la alimentarea pozitivă și sub
nivelul comun . Atunci când este operat cu alimentare de 5 V, conformitatea ten siunii de ieșire se
extinde la 30 V sub pragul comun .
5. Curentul de zero 4 mA poate fi pornit și oprit cu ajutorul unui pin TTL de control, care
permite o funcționare de 0 -20 mA .
6. O alarmă deschisă a colectorului avertizează asupra eșecului de buclă dat orită firelor
deschise sau neconformitatea stadiului de ieșire .

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

4
7. O ieșire monitorizată este furnizată pentru a conduce un tranzistor extern de trecere .
Caracteristica elimină consumul de energie pentru a extinde intervalul de temperatură și pentru a
minimiza eroarea de auto -încălzire .
1.1.3 Caracteristici ale convertorului
 4-20 mA, 0 -20 mA
 Valori de intrare precalibrate:0 V până la 2 V, 0 V până la 10 V
 Tensiune de referință de precizie programabila la 2.000 V sau 10 .000 V
 Operație de alimentare unică s au duală
 Domeniu larg de alimentare: între 4 .5 V și 36 V
 Conformitate largă a rezultatelor
 Amplificatorul de tampon de intrare
 Alarmă Open -Loop
1.1.4 DESCRIERE FUNCTIONALA
Funcționarea AD694 poate fi înțele asă cel mai bine prin împărțire circuitului în trei părți
funcționale (a se vedea figura 1) . Mai întâi,un singur amplificator de i ntrare tamponeaza nivelul înalt
al terminalului de intrare . Amplificatorul tampon actioneaza cea dea doua sectiune, un convertor
tensiune – curent, care face un semnal de c urent dependent de 0 – 16 mA .
A treia sectiune, o tensiune de referinta si un generator de offset sunt responsabile pentru
furnizarea curentului de offset de 4mA .

Fig. 1.1 – Diagrama bloc functionala

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

5
1.1.5 Amplificatorul de buffer (tampon)
Amplificatorul tampon este un amplificator de alimentare unic, care poate fi utilizat ca un
tampon de câștig de unitate, un amplificator de ieșire pentru un DAC de ieșire curent sau ca un bloc
de amplificare pentru amplificarea semnalelor de nivel scăzut .
Etapa de intrare PNP a amplificatorului are o gamă de moduri comune care se extinde de la
câteva sute mV sub nivelul solului până la 2,5 V de VS . Ieșirea de clasă A a amplificatorului apare la
pinul 1 (FB) .
Domeniul de ieșire se extinde de la aproximativ 1 mV deasupra nivelului comun în cazul în
care amplificatorul funcționează ca un follower .
Amplificatorul poate genera o sarcină maximă de 5 kΩ, dar poate fi coborat doar la fel de
mult cum perm ite rezistența internă de 10 kΩ
1.1.6 Convertor tensiune – curent
Semnalul de intrare de la amplificatorul t ampon este convertit la un curent de la 0 la 0,8 mA
de către A2 și mutat la o alimentare pozitivă . Un curent identic înmulțește acest semnal cu un factor
de 20 pentru a face curentul de semnal de la 0 la 16 mA . Aceasta tehnica permite etapei de ieșire să
conducă o sarcină de până la 2 V din alimentarea pozitivă (Vs) .
Amplificatorul A2 forțează tensiunea la pinul 1 între rezistențele R1 și R2 prin acționarea
tranzistorului Darlington, Q2 . Câștigul mare Darlington transmite curentul de rezistor colectorului si
rezistentei R3 (900Ω) .
Functia de transfer a stadiului V / I este : Iout = 20 × V pin1/(R1+R2)
rezultand o curba de iesire de 0 -16 ma pentru o intrare de 0 -10V. Legarea pinului 4(2V la masa
scurtcircuiteaza R2 si rezulta intr -o intrare pe scara larga pentru un interval de iesire de 16 mA)
Etapa de ieșire a convertorului V / I are un design unic, care permite pinului Iout să conducă o
sarcină sub potențialul comun (substrat) al dispozitivului . Tranzistorul de ieșire poate conduce
intotdeauna o sarcină l a un punct de 36 V sub aprovizionarea pozitivă (Vs)
Se poate adauga un tranzistor tranzitoriu NPN optional pentru a transfera majoritatea puterii
disipate off -chip, pentru a extinde raza domeniului de functionare . Etapa de ieșire este limitată la
curent la aproximativ 38 mA pentru a proteja de la un overdrive la intrarile sale .

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

6
1.1.7 Tensiunea de referinta
O tensiune de referinta de 2 V sau 10 V este disponibilă pentru aplicațiile utilizatorilor,
Selectabil prin legarea cu pini . Opțiunea de 10 V este dispon ibilă pentru tensiuni de alimentare mai
mari de 12,5 V, ieșirea de 2 V este disponibilă pe întreaga gamă de alimentare de 4 .5 V până la 36 V .
Referinta Poate genera până la 5 mA pentru aplicațiile utilizatorilor . Un tranzistor de amplificare
poate fi adăug ate pentru a crește capacitatea curentă a modulului de 2V .
1.1.8 APLICAREA AD694
AD694 poate fi conectat cu ușurință fie pentru operatii de alimentare duale sau singure,
pentru a functiona de la consumabile de la 4 .5V pana la 36V . Urmatoarele sectiuni des criu diferite
configuratii ale conexiunilor, la fel ca si metode de ajustare . Tabela I arata diferite optiuni de
conectare .

Intrare
Iesire
Tensiunea
de referinta
Tensiunea
minima Vs
Pin9
Pin4
Pin8
0-2 V
0-10 V
0-2.5 V
0-12.5 V
0-2 V
0-10 V
0-2.5 V
0-12.5 V 4-20 mA
4-20 mA
0-20 m A
0-20 mA
4-20 m A
4-20 mA
0-20 mA
0-20 mA 2V
2V
2V
2V
10V
10V
10V
10V 4.5 V
12.5 V
5.0 V
15.0 V
12.5 V
12.5 V
12.5 V
15.0 V Pin 5
Pin5
≥3 V
≥3 V
Pin 5
Pin 5
≥3 V
≥3 V Pin 5
Deschis
Pin 5
Deschis
Pin 5
Deschis
Pin 5
Deschis Pin 7
Pin 7
Pin 7
Pin 7
Deschis
Deschis
Deschis
Deschis

Tab.1 – Valori precalibrate pentru AD694

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

7
1.1.9 FUNCȚIONARE CU UN TRAN ZISTOR PAS S
Modelul AD694 poate funcțio na ca un convertor autonom 4 -20 mA fără componente active
suplimentare . Cu toate acestea, s -au făcut provizioane pentru a conecta I OUT la baza unui tranzistor
NPN extern . Aceasta permite o majoritate a disipării de putere să fie mutată off -chip pentru a
îmbunătăți performanța și să extind ă intervalul temperatur ii de funcționare .
Respectarea tensiunii de ieșire pozitivă este redusă cu aproximativ 0,7 V . Un rezistor de 50 Ω
ar trebui să fie adăugat în serie cu colectorul tranzistorului de trecere, atunci cân d AD694 est e acționat
cu consumabile duale . Aceasta nu va reduce conformitatea tensiunii eșantionului de ieșire .
1.2. PIC18F2520
1.2.1 Descrierea Produsului

Fig. 2.1 Diagrama pinilor
Familia PIC18F2420/2520/4420/4520 oferă avantajele tuturor microc ontrolerelo r PIC18 – și
anume, performanțe computationa le ridicate la un preț economic , memorie program Enhanced Flash .
Pe lângă aceste car acteristici, aceasta familie introduce îmbunătățiri de proiectare care fac aceste
microcontrolere o alegere logică pe ntru multe aplicații de înaltă performanță, sensibile la putere .

Fig. 2.2 Microcontroler PIC18F2520

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

8
Toate dispozitivele din familia PIC18F2420 / 2520/4420/4520 încorporează o serie de
caracteristici care pot reduce semnificativ consumul de energie în tim pul funcționării . Elemente cheie
includ:
 Moduri alternative de rulare:Prin trecerea controlerului de la sursa Timer1 sau blocul oscilator
intern, consumul de energie în timpul executării codului poate fi redus cu până la 90% .
 Modificarea modului de funcți onare în regim de avarie: Modurile de gestionare a puterii sunt
invocate de către codul de utilizator în timpul funcționării, permițând utilizatorului să
includ idei de economisire a energiei în proiectarea software -ului aplicației .

Toate dispozit ivele din familia PIC18F2420 / 2520/4420/4520 oferă zece opțiuni diferite de
oscilator, permițând utilizatorilor o gamă largă de opți uni în dezvoltarea aplicațiilor hardware .
Acestea includ:
 Patru moduri Crystal, folosind cristale sau rezonatoare ceramice
 Două moduri de ceas extern, care oferă opțiunea de a utiliza două pini (intrare pe oscilator și
o ieșire de ieșire de ieșire) sau un pin (intrare oscilator, cu al doilea pin realocat ca I / O
general)
 Un bloc oscilator intern care oferă un ceas de 8 MHz și o sursă INTRC
(Aproximativ 31 kHz), precum și o gamă de 6 frecvențe ceas selectabile de utilizator, între
125 kHz și 4 MHz, pentru un total de 8 frecvențe de ceas . Această opțiune eliberează cele
două știfturi oscilatoare pentru a fi utilizate ca intrări / ieșiri suplimentare în scopuri generale .
Pe lângă disponibilitatea sa ca sursă de ceas, blocul oscilator intern oferă o sursă stab ilă de
referință care oferă familiei caracteristici suplimentare pentru robuste operațiune:
 Monitor de ceas pentru Fail-Safe: Aceas tă opțiune monitorizează constant sursa ceasului
principal față de un semnal de referință furnizat de oscilatorul intern . Dacă apare o defecțiune
la ceas, controlerul este comutat pe blocul oscilator intern, permițând funcționarea continuă la
viteză mică s au o oprire sigură a aplicației .
 Două viteze de pornire: această opțiune permite oscilatorului intern să funcționeze ca sursă de
ceas de la resetare la pornire sau trezire din modul Sleep, până când sursa principală de ceas
este disponibilă

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

9
Dispozitivu l PIC18F2520 include mai multe caracteristici destinate maximizării fiabilității și
reducerii costurilor prin eliminarea componentelor externe . Acestea sunt:
 Selectarea oscilatorului
 Resetare
 Resetare la pornire
 Temporizator de pornire
 Timer de pornire os cilator
 Timer de supraveghere (WDT)
 Protectia codului
 Monitor de ceas Fail -Safe
1.2.2 Bloc oscilator intern
Dispozitivul PIC18F 2520 includ e un bloc oscilator intern care generează două semnale de
ceas diferite; Ambele pot fi folosite ca sursă de ceas a mi crocontrolerului . Acest lucru poate elimina
necesitatea circuitelor oscilatoare externe pe pinii OSC1 și / sau OSC2 .
Ieșirea principală (INTOSC) este o sursă de ceas de 8 MHz care poate fi utilizată pentru a
conduce direct ceasul dispozitivului . De as emenea, conduce un postcaler care poate oferi o gamă de
frecvențe de ceas de la 31 kHz la 4 MHz . Ieșirea INTOSC este activată când este selectată o frecvență
de ceas de la 125 kHz la 8 MHz .
Cealaltă sursă de ceas este oscilatorul intern RC (INTRC), care o feră o ieșire nominală de 31
kHz. INTRC este activat dacă este selectat ca sursă de ceas dispozitiv; Este, de asemenea, activată
automat când sunt activate oricare dintre următoarele:
 Watchdog Timer – Temporizator
 Punerea în funcțiune în două viteze
 Power -up Timer

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

10
1.2.3 Watchdog Timer – Temporizator
Pentru dispozitivul PIC18F2520, WDT este condus de sursa INTRC . Atunci când WDT este
activat, sursa de ceas este, de asemenea, activată . Perioada nominală WDT este de 4 ms și are aceeași
stabilitate ca și oscila torul INTRC .
Perioada de 4 ms a WDT este înmulțită cu un postcaler pe 16 biți . Orice ieșire a postcalerului
WDT este selectată de un multiplexor, controlat de biți în Registrul de configurare 2H . Timpurile
disponibile variază între 4 ms și 131,072 secunde (2,18 minute) .
WDT și postcaler sunt șterse când apare oricare dintre următoarele evenimente: se execută o
instrucțiune SLEEP sau CLRWDT, se modifică biții IRCF (OSCCON <6: 4>) sau se produce o
defecțiune de ceas

Fig. 2.3 Diagrama bloc WDT

1.2.4 Pu nerea in funcțiune în două viteze
Funcția de pornire în două viteze ajută la minimizarea perioadei de latență de la pornirea
oscilatorului la execuția codului, permițând microcontrolerului să utilizeze oscilatorul INTOSC ca
sursă de ceas până când sursa d e ceas primar ă este disponibilă . Este activat prin setarea bitului de
configurare IESO .
Începerea cu două viteze ar trebui activată numai dacă modul oscilator principal este LP, XT,
HS sau HSPLL (moduri bazate pe cristale) . Alte surse nu necesită o întârzi ere de pornire OST; Pentru
acestea, ar trebui dezactivată pornirea în două viteze .
Când este activată, reinițializările și trezerile din modul repaus determină ca dispozitivul să se
configureze pentru a rula din blocul oscilator intern ca sursă de ceas, î n urma perioadei de expirare a

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

11
temporizatorului de pornire după activarea resetării . Aceasta permite executarea aproape imediată a
codului în timp ce oscilatorul primar pornește și funcționează OST . Odată ce OST expiră, dispozitivul
trece automat în modul PRI_RUN .
Pentru a utiliza o viteză mai mare a ceasului la trezire, sursele de ceas INTOSC sau postscaler
pot fi selectate pentru a asigura o viteză mai mare a ceasului prin setarea biților, IRCF <2: 0>, imediat
după Resetare . Pentru trezirea din starea de repaus, sursele de ce as INTOSC sau postscaler pot fi
selectat e prin setarea biților IRCF <2: 0> îna inte de intrarea în Sleep Mod .
1.2.5 Timer pentru Power -up
Cronometrul de pornire (PWRT) al dispozitivului PIC18F2520 este un contor de 11 biți care
utilizeaz ă sursa INTRC ca intrare pentru ceas . Acest lucru generează un interval de timp aproximativ
de 2048 x 32 μs = 65,6 ms . În timp ce PWRT se numără, dispozitivul este ținut în Resetare .
Timpul de pornire a alimentării depinde de ceasul INTRC și va varia de la un chip la altul datorită
variațiilor de temperatură și de proces .
1.2.6 Monitor de ceas pentru Fail-Safe
Monitorul de ceas Fail -Safe (FSCM) permite microcontrolerului să continue să funcționeze în
cazul unei defecțiuni a oscilatorului extern prin comutarea automa tă a ceasului dispozitivului la blocul
oscilator intern . Funcția FSCM este activată prin setarea bitului de configurare FCMEN . Când FSCM
este activat, oscilatorul INTRC rulează în permanență pentru a monitoriza ceasurile către periferice și
pentru a furniz a un ceas de rezervă în cazul unei defecțiuni la ceas .
Monitorizarea ceasului (prezentată în figura 2.4) se realizează prin crearea unui semnal de
ceas eșantion, care este ieșirea INTRC împărțită la 64 . Aceasta permite timp suficient între ceasurile
de eșantionare FSCM pentru a avea loc o margine de ceas periferic . Ceasul dispozitivului periferic și
ceasul de eșantionare sunt prezentate ca intrări în dispozitivul de închidere al monitorului ceasului
(CM) .
CM este setat pe marginea descendentă a sursei ce asului dispozitivului, dar este șters pe
marginea în creștere a ceasului de eșantionare .

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

12

Fig. 2.4 Diagrama bloc a FSCM

1.2.7 Organizarea Memoriei
Există trei tipuri de memorie în dispozitivele mic rocontroler îmbunătățite PIC18:
 Memorie program
 Date RAM
 Date EEPROM
Ca și dispozitive de arhitectură de la Harvard, memoriile de date și programe utilizează
autobuze separate; Acest lucru permite accesul simultan al celor două spații de memorie . Datele
EEPROM, în scopuri practice, pot fi considerate ca un dispozitiv periferic, deoarece sunt adresate și
accesate printr -un set de registre de control .
Microcontrolerele PIC18 implementează un contor de programe pe 21 de biți, capabil să se
adreseze unui spațiu de memorie de program de 2 Mbyte . Accesarea unei lo cații între limita
superioară a memoriei implementate fizic și a adresei 2 -Mbyte va returna toate instrucțiunile "0" (o
instrucțiune NOP) .
PIC18F2420 și PIC18F4420 au fiecare câte 16 Kbytes de memorie flash și pot stoca până la
8192 de instrucțiuni cu un singur cuvânt . PIC18F2520 și PIC18F4520 au câte 32 Kbytes de memorie
flash și pot stoca până la 16 .384 instrucțiuni cu un singur cuvânt .

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

13
Dispozitivele PIC18 au doi vectori de întrerupere . Adresa de resetare a vectorului este la
0000h iar adresele vectorulu i de întrerupere sunt la 0008h și 0018h . Harta de memorie a programelor
pentru dispozitive PIC18F2420 / 2520/4420/4520 este prezentată în Figura 2 .5.

Fig. 2.5 Schema programului memorie pentru dispozitivul PIC18F2520

1.2.8 Memorii de date EEPROM
EEPROM -ul de date este o matrice de memorie nonvolatilă, separată de memoria RAM și
memorie de programe, care este utilizată pentru stocarea pe termen lung a datelor programului . Nu
este mapat direct fie în fișierul de registru, fie în spațiul de memorie program , dar este abordat indirect
prin intermediul Registrului de funcții speciale (SFR) . EEPROM -ul poate fi citit și scris în timpul
funcționării normale pe toată gama VDD .

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

14
Cinci registrii de functii speciale sunt utilizați pentru citirea și scrierea datelor EE PROM,
precum și a memoriei programului .
Acestia sunt:
 EECON1
 EECON2
 EEDATA
 EEADR
Datele EEPROM permit ca octetul să citească și să scrie . Când se intâlneste cu blocul de
memorie de date, EEDATA ține datele de citire / scriere pe 8 biți, iar registrul EEAD R deține adresa
locației EEPROM accesată .
Memoria de date EEPROM este evaluată pentru o rezistență ridicată la ciclul de ștergere /
scriere . Un scriitor octet șterge automat locația și scrie noile date (ștergere înainte de scriere) . Timpul
de scriere este controlat de un timer on -chip; Aceasta va varia în funcție de tensiune și de temperatură,
precum și de la chip la chip .
Registrul EEADR
Registrul EEADR este utilizat pentru a aborda datele EEPROM pentru operațiile de citire și
scriere . Intervalul pe 8 biți al registrului poate adresa un domeniu de memorie de 256 octeți (de la 00h
la FFh) .

Registr ii EECON1 și EECON2
Accesul la datele EEPROM este controlat de doi registrii: EECON1 și EECON2 . Acestea
sunt aceleași registre care controlează accesul la memoria programului și sunt utilizate într -un mod
similar pentru EEPROM -ul de date .
Banda de control, CFGS, determină dacă accesul va fi la registrii de configurare sau pentru a
programa memoria / memoria EEPROM de date . Când sunt setate, operațiile ulterioare ac cesează
registrii de configurare . Atunci când CFGS este clar, bitul EEPGD selectează fie o memorie flash
programată, fie o memorie EEPROM .

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

15
Bitul WREN, când este setat, va permite o operație de scriere . La pornire, bitul WREN este
clar. Bitul WRERR este se tat în hardware atunci când bitul WR este setat și șters când cronometrul
intern de programare expiră și operația de scriere este completă .

Fig. 2.6 EECON1: Controlul regi strului EEPROM 1

1.3.0 REF102 – 10V Referință de tensiune de precizie
1.3.1 Descriere
REF102 este o referință de tensiune de precizie de 10V. Derivatul este tăiat cu laser la o
temperatură de 2,5 ppm /° C max. C peste intervalul de temperatură industrial. REF102 își atinge
precizia fără încălzitor. Aceasta are ca rezultat o put ere redusă, o încălzire rapidă, o stabilitate
excelentă și un zgomot redus.
Tensiunea de ieșire este extrem de insensibilă atât la variațiile de linie cât și la sarcină și
poate fi ajustată extern cu un efect minim asupra drift și stabilității. Operațiuni le cu o singură
alimentare de la 11,4V la 36V și specificațiile generale excelente fac ca REF102 să fie o alegere
ideală pentru aplicațiile de referință pentru instrumente și aplicații.
REF102 este proiectat pentru aplicații care necesită o tensiune de ref erință de precizie unde
atât valoarea inițială la temperatura camerei, cât și temperatura depășită sunt importante pentru
utilizator.

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

16

Fig. 3.1 Configurația pinilor
1.4.0 Display LCD alfanumeric 2 x 16 caractere
Ecranul LCD (Ecr an cu cristale lichide) este un modul electronic de afișare cu o gamă largă
de aplicații. Un afișaj LCD 16×2 este un modul foarte simplu și este foarte frecvent utilizat în diverse
dispozitive și circuite. Aceste module sunt preferate peste șapte segmente și alte LED -uri cu mai
multe segmente.
Motivele sunt: LCD -urile sunt economice; Ușor de programat; Nu au nici o limitare de a afișa
caractere speciale și chiar personalizate (spr e deosebire de șapte segmente), animații și așa mai
departe. Un ecran LCD d e 16×2 înseamnă că poate afișa 16 caractere pe linie și există 2 astfel de linii.
În acest ecran LCD fiecare caracter este afișat în matrice de 5×7 pixeli. Acest LCD are două registre,
și anume Command și Data.
Registrul de comandă stochează instrucțiunile de comandă date pe ecranul LCD. O comandă
este o instrucțiune dată LCD pentru a face o sarcină predefinită, cum ar fi inițializarea acesteia,
ștergerea ecranului, setarea poziției cursorului, controlul afișajului etc. Registrul de date stochează
datele ca re urmează să fie afișate pe ecranul LCD. Datele sunt valoarea ASCII a caracterului care
trebuie afișat pe ecranul LCD. Faceți clic pentru a afla mai multe despre structura internă a unui ecran
LCD.

Fig. 4.1 Diagrama pinilor

Facultatea de Automatică, Calculatoare și Electronică Licșor Mihai – Alexandru
Sursa cvadrupla de semnal unificat 4 -20mA IUNI E 2017

17

Fig. 4.2 Descrie rea pinilor

Similar Posts